|
|
|
激动人心:2007年最值得期待十大硬件产品http://www.sina.com.cn 2007年01月05日 08:00 太平洋电脑网
作者:孤独
在逆水行舟的IT道路上,竞争更加激烈的2007年已经到来,相信各IT厂商都在忙着新一年里的产品规划。在刚刚过去的2006年,我们已经点评了一些经典的成功与失败的硬件产品,下面我们再来展望一下在2007年有哪些硬件产品值得我们期待! TOP10:初露倪端的DDR3内存 从SDRAM、DDR到DDR2的流行,SDRAM阵营已经彻底宣布世界最终是它们的,其它类型的内存只能黯然离开了舞台。然而即使是没有了竞争对手,自身的发展一刻也不能停下来。很简单,在逆水行舟的IT道路上,没有谁能够永远站在技术的高峰浪尖上,技术进步、产品改造一天都不能停息,否则退出舞台的下一个人就可能会是自己。 随着处理器对内存带宽的进一步要求,DDR2的下一代继任者DDR3已经出炉,三星、Hynix、Infineon、Elpida其实DDR4内存也已经在酝酿中。不过游戏规则还是要遵守的,Intel与AMD都已经默认DDR3为下一代的内存接班人,芯片组支持上也都为它们在做准备了。 DDR2的下一代继任者DDR3已经出炉 DDR3相比起DDR2有更低的工作电压, 从DDR2的1.8V降落到1.5V,性能更好更为省电;DDR2的4bit预读升级为8bit预读。DDR3目前最高能够1600Mhz的速度,由于目前最为快速的DDR2内存速度已经提升到800Mhz/1066Mhz的速度,因而首批DDR3内存模组将会从1333Mhz的起跳。在本年的Computex大展中我们就已经看到多个内存厂商展出1333Mhz的DDR3模组。 DDR3与DDR2几个主要的不同之处 : 1.突发长度(Burst Length,BL) 由于DDR3的预取为8bit,所以突发传输周期(Burst Length,BL)也固定为8,而对于DDR2和早期的DDR架构系统,BL=4也是常用的,DDR3为此增加了一个4bit Burst Chop(突发突变)模式,即由一个BL=4的读取操作加上一个BL=4的写入操作来合成一个BL=8的数据突发传输,届时可通过A12地址线来控制这一突发模式。而且需要指出的是,任何突发中断操作都将在DDR3内存中予以禁止,且不予支持,取而代之的是更灵活的突发传输控制(如4bit顺序突发)。 就像DDR2从DDR转变而来后延迟周期数增加一样,DDR3的CL周期也将比DDR2有所提高。DDR2的CL范围一般在2~5之间,而DDR3则在5~11之间,且附加延迟(AL)的设计也有所变化。DDR2时AL的范围是0~4,而DDR3时AL有三种选项,分别是0、CL-1和CL-2。另外,DDR3还新增加了一个时序参数——写入延迟(CWD),这一参数将根据具体的工作频率而定。 3.DDR3新增的重置(Reset)功能 在Reset期间,DDR3内存将关闭内在的大部分功能,所有数据接收与发送器都将关闭,所有内部的程序装置将复位,DLL(延迟锁相环路)与时钟电路将停止工作,而且不理睬数据总线上的任何动静。这样一来,将使DDR3达到最节省电力的目的。 4.DDR3新增ZQ校准功能 5.参考电压分成两个 6.点对点连接(Point-to-Point,P2P) 面向64位构架的DDR3显然在频率和速度上拥有更多的优势,此外,由于DDR3所采用的根据温度自动自刷新、局部自刷新等其它一些功能,在功耗方面DDR3也要出色得多,因此,它可能首先受到移动设备的欢迎,就像最先迎接DDR2内存的不是台式机而是服务器一样。在CPU外频提升最迅速的PC台式机领域,DDR3未来也是一片光明。预计到2007年,DDR3内存就会全面进入服务器、笔记本以及桌面电脑系统,所以值得我们期待。 期待指数:★★★
【发表评论】
|